在芯璐,我们用更灵活,更有效的芯片设计方法开源创新,为FPGA芯片带来全新动力。
我们正在寻找像您这样富有创新精神、充满激情和才华横溢的人加入我们的团队。
根据项目要求开发NPU, FPGA,AI加速核以及数字功能模块的测试用例;升级和维护日常仿真环境,收集验证覆盖率数据并总结分析数据,提交验证报告
研究和实现合成、位置和路由、时序和功率分析、比特流生成和下载的方法和算法;维护和开发HDL-to-Bit全栈工具套件,包括用户界面和内核引擎...
根据应用场景参与制定FPGA片内系统架构并编写各个功能模块的RTL代码;编写Test bench,对模块进行仿真验证,直至对整个系统设计做仿真验证...
领导后端团队按时、高质量地完成SOC和FPGA物理设计;FPGA核心结构和SOC芯片的时序和功率信号;优化FPGA核心的后端流程,如顶层平面图,P&R和签字脚本...